ÀÌ ¸§ : ±è±â·¡
Á÷À§/Á÷Ã¥ : Á¶±³¼ö
Àü °ø : À¯¹«¼±Åë½Å
¿¬±¸½Ç : °ø´ë 816
±³³»ÀüÈ­ : 5697
ÈÞ´ëÆù : 011-586-4176
E-mail : @silla.ac.kr

Çлç/¼®»ç/¹Ú»ç - ¼­°­´ë/¼­°­´ë/°æ³²´ë

ÁÖ Àü°øºÐ¾ß : Á¤º¸Åë½Å
¼¼ºÎÀü°øºÐ¾ß : ¹«¼±µ¥ÀÌÅÍÅë½Å, À̵¿Åë½Å ÀüÆÄ¸ðµ¨¸µ, ASIC ¼³°è

 



 

-³í¹®

"SPICE¸¦ ÀÌ¿ëÇÑ ¸¶ÀÌÅ©·Î½ºÆ®¸³ ´ÙÁßÀü¼Û¼±·Î¿¡¼­ ÆÞ½º Ư¼º¿¡ µû¸¥ ´©È­Æ¯¼ºÇؼ®", ´ëÇÑÀüÀÚ°øÇÐȸ TÆí(´ëÇÑÀüÀÚ°øÇÐȸ) Á¦36±Ç 1È£ [1999. 3. 1]

"¸ð¸àÆ®¹ý¿¡ ÀÇÇÑ Àü¼Û¼±·ÎÀÇ µî°¡ ÆÄ¶ó¹ÌÅÍ °è»ê", Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ ³í¹®Áý(Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ) Á¦3±Ç 2È£ [1999. 6. 1]

"±ÕÀϸ¶ÀÌÅ©·Î½ºÆ®¸³ ¼±·Î¿¡¼­ µðÁöÅÐ ÆÞ½º½ÅÈ£ÀÇ ½Ã°£¿µ¿ª Àü¼ÛƯ¼º ÇØ¼®", ½Å¶ó´ë ÀÚ¿¬°úÇבּ¸¼Ò ³í¹®Áý(½Å¶ó´ëÇб³) Á¦7±Ç È£ [1999. 7. 1]

"¹«¼±ÇÁ¸°ÅÍ ÀÎÅÍÆäÀ̽º ÀåÄ¡ÀÇ ¼³°è", ½Å¶ó´ëÀÚ¿¬°úÇבּ¸¼Ò ³í¹®Áý(½Å¶ó´ëÀÚ¿¬°úÇבּ¸¼Ò) Á¦8±Ç [2000. 5. 1]

"UHF ¹«¼± ÇÁ¸°ÅͰøÀ¯ ÀÎÅÍÆäÀ̽ºÀÇ ¼³°è", Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ Proceeding(Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ) Á¦4±Ç 1È£ [2000. 5. 19]

"Å×ÀÌÆÛÇü ¸¶ÀÌÅ©·Î½ºÆ®¸³ ¼±·Î¿¡¼­ ÆÞ½ºÀÇ ¿Ö°îƯ¼º ºÐ¼®", ´ëÇÑÀüÀÚ°øÇÐȸ ºÎ»ê°æ³²ÇÐȸ Proceeding(´ëÇÑÀüÀÚ°øÇÐȸ) [2000. 6. 3]

"Å×ÀÌÆÛÇü ¸¶ÀÌÅ©·Î½ºÆ®¸³ ¼±·Î¿¡¼­ ºÐ»ê°ú ¹Ý»ç°¡ ÆÞ½ºÀÇ ¿Ö°î¿¡ ¹ÌÄ¡´Â ¿µÇâ", ´ëÇÑÀüÀÚ°øÇÐȸ Proceeding(´ëÇÑÀüÀÚ°øÇÐȸ) [2000. 6. 24]

"Å×ÀÌÆÛÇü ¸¶ÀÌÅ©·Î½ºÆ®¸³ ¼±·Î¿¡¼­ ÆÞ¼öÀÇ ¿Ö°î Ư¼º ºÐ¼®", ´ëÇÑÀüÀÚ°øÇÐȸ³í¹®Áý(´ëÇÑÀüÀÚ°øÇÐȸ) Á¦37±Ç 8È£ [2000. 8. 25]

"DDS ¹æ½Ä¿¡ ÀÇÇÑ °í¼Ó °¡º¯Å¬·° ¹ß»ý±âÀÇ ¼³°è", Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ Proceeding ³í¹®Áö(Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ), Á¦4±Ç 2È£ [2000. 10. 27]

"Â÷¼¼´ë À̵¿Åë½Å¿ë °í¼Ó Á֯ļö ÇÕ¼º±âÀÇ ¼³°è", ½Å¶ó´ëÇб³³í¹®Áý Proceeding ³í¹®Áö [2001. 3. 1]

"Â÷¼¼´ë À̵¿Åë½Å¿ë °í¼Ó Á֯ļö ÇÕ¼º±âÀÇ ¼³°è", ½Å¶ó´ëÇб³³í¹®Áý(½Å¶ó´ëÇб³, Á¦50±Ç 1È£) [2001. 3. 1]

"°í¼Ó Á֯ļö ÇÕ¼º±â¸¦ ÀÌ¿ëÇÑ FH-SS ¼Û¼ö½Å±â ä³Î È¿À² °³¼± ¿¬±¸", (Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ Proceeding ³í¹®Áý(Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ) Á¦5±Ç 1È£ [2001. 5. 18]

"Á÷Á¢µðÁöÅÐ ÇÕ¼º ¹æ½Ä¿¡ ÀÇÇÑ °í¼Ó °¡º¯ Ŭ·° ¹ß»ý±âÀÇ ¼³°è", ÀüÀÚ°øÇÐȸ ³í¹®Áö(´ëÇÑÀüÀÚ°øÇÐȸ) Á¦38±Ç 3È£ [2001. 9. 1]

"¹«¼± ¿ø°Ý °¨½Ã ¹× Á¦¾î¸¦ À§ÇÑ ISM ´ë¿ª ¼Û¼ö½Å±â ¼³°è", ÇØ¾çÁ¤º¸Åë½ÅÇÐȸ Proceeding ³í¹®Áö(Çѱ¹ÇؾçÁ¤º¸Åë½ÅÇÐȸ) [2001. 10. 26]


-»êÇÐÀ§Å¹

°íÇØ»óµµ(XGA±Þ ÀÌ»ó), µðÁöÅÐ ¿µ»ó Generation ȸ·Î ¹× FPGA Logic ¼³°è, Wintec(ÁÖ) (1999³â »ê¾÷ÀÚ¿øºÎ, »ê±â¹Ý À§Å¹°úÁ¦) [1999. 8. 1 - 2001. 7. 31]

Variable clock Generation ȸ·Î ¹× FPGA Logic ¼³°è, WINTEC [1999. 8. 1 - 2001. 7. 31]

¿µ»óÃßÀûÀåÄ¡ °³¹ß, Çѱ¹Ç×°ø¿ìÁÖ»ê¾÷(ÁÖ) [2001. 3. 1 - 2001. 11. 30]

¹«¼±¿ø°ÝÁ¦¾îÀåÄ¡ °³¹ß, Çѱ¹Ç×°ø¿ìÁÖ»ê¾÷(ÁÖ) [2001. 3. 1 - 2001. 11. 30]

µðÁöÅÐ Åë½Å ±³À°¿ë ½Ã½ºÅÛ °³¹ß, Áß¼Ò±â¾÷û, ºÎ»ê½Ãû, JKS(ÁÖ) [2000. 5. 1- 2001. 4. 30]

°¡º°Å¬·° ¹ß»ýȸ·Î ¹× FPGA Logic ¼³°è(2000³â »ê±â¹Ý°úÁ¦, »ê¾÷ÀÚ¿øºÎ), Wintec(ÁÖ), »ê¾÷ÀÚ¿øºÎ [2000. 8. 1 - 2001. 7. 31]

¹«¼±¿ø°Ý ¸ÖƼ¹Ìµð¾î µ¿¿µ»ó Àü¼Û ½Ã½ºÅÛ °³¹ß, Áß¼Ò±â¾÷û, ºÎ»ê½Ãû, JKS(ÁÖ) [2001. 5. 1 - 2002. 2. 28]

´Ùä³Î ÀúÇ× ºÐ¼®±â¿ë ½ºÀ§Äªº¸µå °³¹ß(2001³â »ê±â¹Ý°úÁ¦, »ê¾÷ÀÚ¿øºÎ), Wintec(ÁÖ), »ê¾÷ÀÚ¿øºÎ [2001. 10. 1 - 2002. 9. 30]

 (¿ì) 617-763 ºÎ»ê±¤¿ª½Ã »ç»ó±¸ ±¥¹ýµ¿ »ê 1-1 ½Å¶ó´ëÇб³ »êÇÐÇùµ¿¿¬±¸¿ø ¢Ï(051) 309- 5683